2、数据整合工程师第 1 级(Level 1)
主要目的: 为客户顾问小组提供编程,集成及系统管理以解决良率及技术问题。
特殊要求: 需出差美国和其它国家 PDF Solutions 分支机构(培训,公司会议等)
工作流程和主要职责:
•建立数据库并作数据输入的准备工作。
•将数据输入数据库以便分析。
•监控数据输入,处理数据输入错误。
•发现并解决数据输入及数据传输中出现的问题。
•与数据分析工程师协调,发现并解决数据分析时遇到的数据问题。
•监控数据库引擎运作正常。实施常规数据库管理。
•实施常规系统管理。
•利用多种计算机语言编程来满足分析需求。
•参与公司大型编程和集成项目。
•通报客户(数据分析工程师,顾问小组等)任务进展情况。
•管理并按时完成一组作业。若无法于期限内完成,上报经理。
•参与定期操作,质量评估和(分)公司会议。
职位要求:
•学历: 计算机科学、信息工程或电子工程、材料物理等相关学科的学士或硕士
•语言: 通过大学英语四、六级考试。口语及书面英语能满足沟通工作交流及解决技术问题的要求。能以英语撰写报告、文件和电子邮件。能有效地用英语面对面或用电话沟通。
能力与品格:
•具备Unix和 Linux 的经验。
•结构式程序语言(C, C++, Java, Perl)编程能力及快速学习新语言的能力。
•熟悉SQL, 关系数据库设计及数据库编程概念。
•具备UNIX shell scripts 的经验
•对软件开发生命周期的广泛理解。
•优秀的顾客服务态度。注重符合顾客的需求。
•优秀的解决技术问题的技能。
•自动自发,学习快速。
•努力不懈,主动解决问题。
•团队精神。能与办公室和远程同事顺利合作。
•沟通技巧。能清晰简明地解释并沟通复杂的概念。
•彻底而井然有序的工作风格。
•非常注意细节。注重准确性。
3、CV Test Chip Designer(Level 1) 设计工程师第 1 级
Job description:
•Design, generate and verify specific Characterization Vehicle® test chip layouts to characterize clients’ manufacturing processes and quantify impact of design on product performance and yield. Focus on short flow (BEOL, FEOL) test chips.
•Use PDF proprietary automated layout tools including layout generators, routers and packers to create, place and route CV test chip structures.
•Generate all collateral needed for testing, inspection, analysis, and documentation of CV® Test Chips.
•Participate with client in detailed review of test chip including post-OPC data review and pre mask-making reviews
•Work closely with PDF CV Analysis Methods to create an optimal design of experiments for CV® test chips.
工作内容:
•设计、实现、验证CV(Characterization Vehicle®) 测试芯片的版图, 以用于诊断客户生产制程和量化分析设计对于产品性能及良率的影响。前端和后端均在其内。
•使用PDF专有的自动化版图设计工具(包括版图生成器,布局布线工具等)设计实现测试芯片。
•提取版图参数及其它所需,用于CV芯片的测试,检查,分析,和存档。
•与客户合作参与测试芯片的详细检查,包括OPC之后和掩模版制造前的数据检查。
•与 PDF CV分析领域紧密合作,给出测试芯片的最佳实验设计方案。
Required skills and experience:
•Sound understanding of semiconductor manufacturing process and transistors
•Experience with semiconductor layout methods and layout tool suites (e.g., Cadence, Mentor, etc).
•Working knowledge of DRC and LVS tools and deck creation and applicatoin
•Basic knowledge of Unix scripting languages (e.g., perl, CSH, SH, Tcl, etc)
•Basic knowledge of parametric test methods
•Self-motivated and highly professional including some experience with customer interactions
•Familiarity with interpreting and using Design Rule Manuals for deep sub-micron semiconductor processes (both foundry and IDM)
品格/能力/经验要求:
•理解半导体制造工艺和晶体管结构。
•版图设计和相关设计工具(如Cadence, Mentor等)使用经验。
•DRC和LVS相关知识和经验。
•Unix脚本语言的基础知识(如perl, CSH, SH, Tcl等)
•参数测试方法的基础知识。
•自动自发,敬业,专业;如有与客户沟通经验更佳。
•熟练地理解并使用深亚微米半导体工艺的设计规则手册。
Job desirables:
•Experience with Cadence Virtuoso and/or Cadence SKILL programming language
•Experience with Mentor Graphics Calibre DRC
•Experience with any part of Design for Manufacturability including design modification, verification, algorithms or failure analysis
•Experience using circuit modeling software (HSPICE, Spectre, etc)
•Familiarity with semiconductor reticle-making practices (mask data prep, dummy fill algorithms, basics of OPC, mask fracturing and biasing, etc)
如有更佳:
•Cadence Virtuoso / Cadence Skill语言编程经验
•Mentor Graphic Calibre DRC使用经验
•任何DFM有关的经验,包括设计修改、验证、算法设计或者失效分析
•实验设计有关的经验
•电路仿真软件使用经验(HSPICE, Spectre等)
•熟悉半导体生产实例(如掩模数据准备,dummy fill算法, OPC基础知识,掩模板其他相关经验等)。
职位说明:
作为PDF核心部门之一,如果说PDF是半导体行业的“医生”, 那么体系健全功能覆盖广泛的客户化定制测试芯片-- CV (Characterization Vehicle®)--就是医生手中的最重要工具之一,而其设计将是整个诊疗过程的前沿并影响重大的环节,也是实现项目目标的关键之一。在项目的最开始阶段,即需通过与客户的紧密合作,帮助客户将需求进一步清晰化,根据不同客户的不同需要进行实验设计并定制测试芯片以帮助客户捕获并诊断芯片制程中存在的问题/寻找可改进的空间/等等。为保证实验设计的有效和后续测试分析的顺利进行,进而帮助客户实现良率和性能的显著提升,作为设计部门的设计人员,须以零误差为自我要求,兼具全局观,深刻理解项目需求,用严谨有序负责的工作态度贯穿始终;与此同时,设计人员将有机会不断接触业界先进技术。
行动起来!
让 PDF Solutions 了解您:请把您的中英文简历发送至 PDFShanghai@pdf.com |